简介
本案例基于FPGA实现了6位数字密码锁系统功能,包含全套硬件实物和原理图、Verilog工程源码、Modelsim仿真,设计文档,硬件上电即可出效果。适用于毕业设计、课程设计、科研训练、电子竞赛、项目履历包装等。
硬件平台:小马哥RFB-D FPGA开发板
软件平台:Quartusii18.1(下载、安装和破解教程)
语言 :verilog hdl
功能描述
1.使用矩阵键盘进行输入,输入的密码在数码管上显示;
2.密码长度位6位,复位后初始密码位“666666”,开锁方式:xxxxxx#(x代表密码数字),密码设置方式:*yyyyyy*yyyyyy*(y为旧密码,输入两次,正确/错误时用数码管提示),然后输入#xxxxxx#xxxxxx#(x为新密码,输入两次,正确/错误时用数码管提示);
3.密码正确则开锁,延时5秒后自动关闭,使用声音提示开锁成功,使用指示灯指示锁的开闭状态,按键输入间隔超过5秒认作超时;
4.连续3次输错密码则锁死按键10秒钟,同时声光报警。
设计文档
特点
- 全套实物(含资料)
- 上电即出功能效果
- 提供源代码(Verilog)
- 提供Modelsim仿真
- 提供无水印版《数字密码锁设计文档.pdf》
- 提供讲解视频
- 提供售后答疑
功能效果
发货清单
- 实物
- RFB-D FPGA开发板(EP4CE6E22C8)
- 薄膜矩阵键盘
- USB Blaster下载器
- USB供电线
- 资料
- Verilog工程源码
- Modelsim仿真
- 设计报告,无水印版《数字密码锁设计文档.pdf》
- 开发板原理图
- 讲解视频
技术支持
*远程安装Quartusii
*支持到用户自己操作出效果
售后答疑
*支持文档形式的答疑
商品购买
联系微信:18951895428
文章评论